Backside Bus (BSB)

Autore: Laura McKinney
Data Della Creazione: 9 Aprile 2021
Data Di Aggiornamento: 15 Maggio 2024
Anonim
What is meaning of BSB(Backside Bus) in detail?
Video: What is meaning of BSB(Backside Bus) in detail?

Contenuto

Definizione - Cosa significa Backside Bus (BSB)?

Un bus posteriore (BSB) è un bus interno che collega l'unità di elaborazione centrale alla memoria cache, come cache di livello 2 (L2) e livello 3 (L3). La CPU spesso memorizza la memoria nella cache. Qui memorizza i dati che vengono frequentemente utilizzati e devono essere prontamente recuperati.

Prima del BSB, i computer utilizzavano il sistema a bus singolo, che era molto più lento e spesso creava colli di bottiglia. Il BSB ha migliorato la comunicazione della CPU con la memoria cache riducendo i segnali generali ed eliminando le procedure in eccesso. Oggi, la maggior parte dei PC integra cache L2 e L3 nella CPU, rendendo BSB obsoleto.


Un'introduzione a Microsoft Azure e Microsoft Cloud | In questa guida imparerai cos'è il cloud computing e in che modo Microsoft Azure può aiutarti a migrare e gestire la tua azienda dal cloud.

Techopedia spiega Backside Bus (BSB)

Esistono due bus interni che trasportano i dati avanti e indietro dalla CPU: il bus posteriore e il bus frontale (FSB). Il bus posteriore trasmette i dati tra la CPU e la cache secondaria, mentre il bus frontale comunica tra la CPU e la memoria. La CPU deve accedere rapidamente alla cache L2 quando necessario. Se la memoria cache L2 non può essere localizzata e trasmessa rapidamente, la CPU sarà meno efficiente.

La cache L2 si trova vicino alla CPU in modo che sia facilmente accessibile. La cache secondaria memorizza i dati che vengono utilizzati ripetutamente in modo che possano essere rapidamente trasmessi per aiutare la CPU a elaborare i dati in modo più efficiente. Spesso il BSB ha una velocità di clock vicina alla velocità di un processore. L'FSB, d'altra parte, è molto più lento a circa metà della velocità del processore.

Prima che una CPU legga o scriva i dati nella memoria principale, esamina innanzitutto i dati nella cache per vedere se esiste una copia. Se esiste una copia dei dati, la CPU legge o scrive prontamente dalla cache, il che accelera drasticamente l'elaborazione.

Nei PC meno recenti non esisteva cache L2 o L3. Al contrario, il bus posteriore ha avuto accesso alla cache esternamente, che era lento, ma comunque molto più veloce rispetto all'utilizzo della RAM tramite l'FSB. Un sistema che utilizza entrambi i bus è chiamato architettura a doppio bus o architettura a doppio bus indipendente (DIB). Un computer con architettura DIB ha un bus che si collega alla memoria principale e un altro bus che si collega alla cache L2. L'architettura a doppio bus ha introdotto molti nuovi design. Oggi, la maggior parte dei PC ha integrato cache L2 e L3 sulla CPU, rendendo obsoleto BSB.